سال انتشار: ۱۳۸۴

محل انتشار: سیزدهیمن کنفرانس مهندسی برق ایران

تعداد صفحات: ۵

نویسنده(ها):

بهروز افضل – آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ
علی افضلی کوشا – آزمایشگاه نانوسیستم های توان پائین سرعت بالا، گروه مهندسی برق و کامپ

چکیده:

در این مقاله به بررسی افزایش سرعت یک ضرب کننده ۱۶ ضربدر ۱۶ پرداخته ایم. افزایش سرعت ضرب کننده با انتخاب Wهای مناسب برای ترانزیستورهای استفاده شده در بلوک های ضرب کنند]، میسر شده است. به کمک الگوریتم ژنتیک Wهای مناسب برای ترانزیستورها انتخاب شده است. تاخیر ضرب کننده قبل از اصلاح wها برابر ۱,۶۶ns و بعد از اصلاح W ها به ۱۴ns کاهش یافت. پیاده سازی الگوریتم توسط برنامه MATLAB و پیاده سازی مداری بلوکها و بدست اوردن تاخیر انها توسط HSPICE انجام شده است. در طراحی بلوک ها از ساختار Static CMOS استفاده شده است. نتایج برای تکنولوژی ۱,۱۸u بدست امده است.