سال انتشار: ۱۳۸۵

محل انتشار: دوازدهمین کنفرانس سالانه انجمن کامپیوتر ایران

تعداد صفحات: ۶

نویسنده(ها):

امیر صحافی – عضو باشگاه پژوهشگران جوان ، IAU ، واحد علوم و تحقیقات
امید کاوه ای – دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر
کیوان ناوی – عضو هیئت علمی دانشگاه شهید بهشتی، دانشکده مهندسی برق و کامپیوتر

چکیده:

در این مقاله الگوریتمی جهت طراحی XORهای با تعداد ورودی متغیر CMOS با استفاده از مدلی نوین در طراحی که پلنامیده ایم، ارائه شده است . مدل پل به طراح این امکان را می دهد که انواع مدارات را با نظم و به صورت فشرده تری نسبت به طراحی های متعارفCMOS پیاده سازی نماید . در این مدل تعدادی ترانزیستور نقش پل را بازی می کنند که به مدل نظم خاصیمی بخشن د. تعداد ترانزیستور های به کار رفته در این مدل از تعد اد n*2nبرای ساخت XOR با تعداد n ورودی با روش متعار ف، به تعداد ۱۲+(n-2)*2n-1 کاهش می یابد . همچنین مدل پیشنهادی بر خلاف روش ساخت XOR های با تعداد ورودی بالا با استفاده از زنجیره هایی ازXOR های با تعداد ورودی کم، از معایبی همچون هازارد و تاخیر بسیار زیاد مستثنی می باشد.