سال انتشار: ۱۳۹۳
محل انتشار: اولین همایش ملی مهندسی برق و کامپیوتر در شمال کشور
تعداد صفحات: ۱۱
نویسنده(ها):
ساحل جواهرنیا – دانشگاه آزاد اسلامی، واحد صوفیان، گروه برق و الکترونیک، صوفیان، ایران
مصطفی یوسفی اسکویی – دانشگاه آزاد اسلامی، واحد صوفیان، گروه برق و الکترونیک، صوفیان، ایران

چکیده:
امروزه فرآیند CMOS بصورت یک انتخاب موفق برای مجتمع سازی سیستم های دیجیتال به آنالوگ در آمده است. MDAC (مبدل دیجیتال به آنالوگ ضرب کننده )بلوک اصلی مبدل های آنالوگ به دیجیتال پایپ لاین است که نمونه برداری ، تقویت و تفریق را معمولا در یک مدار سوئیچ خازنی انجام می دهد. بیشترین زمان نشست در ساختارADC مربوط به MDAC می باشد . بنابراین هدف از این مقاله بررسی شرایط مختلف برای بهینه سازی یک مدارMDAC 3 بیتی جهت دسترسی به نتایج مناسب می باشد.