سال انتشار: ۱۳۸۷

محل انتشار: دومین همایش ملی مهندسی برق، کامپیوتر و فناوری اطلاعات

تعداد صفحات: ۵

نویسنده(ها):

فتح اله کریمی کوپایی – مدرس دانشگاه آزاد اسلامی – آموزشکده فنی و حرفه ای سما دانشگاه آزاد اسلامی واحد شهرکرد
مصطفی صادقی – مدرس دانشگاه پیام نور اردستان ، پیام نور
اسماعیل عطاری – مدرس دانشگاه پیام نور طبس

چکیده:

تکنولوژی های امروزی به دنبال کاهش اندازه و توان مصرفی در مدارات الکترونیکی خود می باشند. هرچه مقیاس مدارات VLSIکاهش می یابد، به همان اندازه جریان نشتی در این مدارات می تواند افزایش یابد. با توجه به هدف دیگر تکنولوژی های امروزی ، یعنی کاهش توان مصرفی، باید جریان نشتی در مدارات کاهش یابد تا از توان اتلافی در Subthreashold مدارات VLSI جلوگیری شود. لذا در حال حاضر تخمین و محاسبه توان نشتی مدارات از درجه اهمیت بسیار بالایی برخوردار می باشد. ما در این مقاله مدل هایی را ارایه کرده ایم که می تواند توان نشتی را در حد قابل قبولی تخمین بزند. در دو مدل اول ورودی ها بر اساس کل گیت های مدار در نظر گرفته شده و در مدل های بعدی با اعمال اثر توان ورودی ها ، توان نشتی تخمین زده شده است.