سال انتشار: ۱۳۸۵

محل انتشار: چهاردهمین کنفرانس مهندسی برق ایران

تعداد صفحات: ۵

نویسنده(ها):

امید هاشمی پور – دانشگاه شهید بهشتی دانشکده مهندسی برق و کامپیوتر
سید محمد رشتیان – دانشگاه آزاد اسلامی واحد علوم و تحقیقات دانشکده صنعت هواپیمایی کشور

چکیده:

در این نوشتار یک ساختار مناسب جهت طراحی فیلترهای سوئیچ خازنی سریع در ولتاژ کار پائین معرفی شده است. بلوک اصلی در این ساختار انتگرال گیر خود صفر شونده تمام تفاضلی با شبکه پسخور مد مشترک (CMFB) بسیار سریع است. یکی از وظایف مهم شبکه فو ق دراین ساختار آن است که در نیمی از هر پالس ساعت هر دو خروجی تقویت کننده تمام تفاضلی را با سرعت و دقت بالا در سطح ولتاژ Vref قرار دهد. ویژگی خاص شبکه CMFB طراحی شده در این نوشتار استفاده از چهار ترانزیستور کمکی خارج از تقویت کننده تمام تفاضلی جهت کمک به افزایش سرعت ودقت است، که عملکرد بهبود دهنده این سوئیچها نشان داده شده است. با این ایده یک فیلتر سوئیچ خازنی میان گذر طراحی و شبیه سازی شده است. در این فیلتر فرکانس پالس ساعت ۱۰Mhz و ولتاژ تغذیه ۱/۲ ولت است. مشخصات ترانزیستورهای به کار رفته مطابق با تکنولوژی ۰٫۲۵μm شرکت IBM است و شبیه سازی با نرم افزار H-spice صورت گرفته است.فرکانس مرکزی فیلتر فوق ۱٫۶۶۶Mhz و ضریب کیفیت ۸ است.