سال انتشار: ۱۳۸۸

محل انتشار: پانزدهمین کنفرانس بین المللی سالانه انجمن کامپیوتر ایران

تعداد صفحات: ۷

نویسنده(ها):

رضا نورمندی پور – دانشگاه آزاد اسلامی واحد سیرجان
احمد خادم زاده – مرکز تحقیقات ایران
امیرمسعود رحمانی – دانشگاه آزاد اسلامی واحد علوم و تحقیقات تهران ایران

چکیده:

با پیشرفت تکنولوژی و افزایش فرکانس در محدوده +GHz، طراحی و آزمایش اتصالات از اهمیت بالایی برخوردار است . در این مقاله ما یک معماری پیمایش مرزی مبتنی بر خود آزمون توکار پیشنهاد دادیم که با استفاده از آن اشکالات همشنوایی لینکهای ارتباطی بین سویچهای شبکه-بر-تراشه دو بعدی منظم تحت آزمایش at-speed قرار می گیرند. این معماری شامل سلولهای تغییر یافته جهت تولید الگوی آزمایش مدل MAF و آنالیز پاسخهای آزمایش می باشد. بمنظور سازگاری کامل با استاندارد IEEE 1149.1 یک دستورالعمل جدید نیز جهت کنترل سلولها و عملیات پیمایش در مد آزمایش at-speed استفاده شده است.